數(shù)據(jù)交互
隨著數(shù)字示波器設(shè)計復雜性的增加和處理器處理能力的提升,總線結(jié)構(gòu)日益成為系統(tǒng)性能的瓶頸。傳統(tǒng)的入門級數(shù)字示波器,采用低成本的嵌入式處理器作為控制和處理核心,采用低成本的FPGA實現(xiàn)數(shù)據(jù)采集和存儲,二者之間通過并行的本地總線互連,處理器作為主設(shè)備,FPGA作為從設(shè)備;總線上同時還連接其他處理器外設(shè),如FLASH、USB控制器等,如圖4所示。