在開始芯片測(cè)試流程之前應(yīng)先充分了解芯片的工作原理。要熟悉它的內(nèi)部電路,主要參數(shù)指標(biāo),各個(gè)引出線的作用及其正常電壓。第一部工作做的好,后面的檢查就會(huì)順利很多。芯片很敏感,所以測(cè)試的時(shí)候要注意不要引起引腳之間的短路,任何一瞬間的短路都能被捕捉到,從而造成芯片燒壞。
另外,如果沒有隔離變壓器時(shí),是嚴(yán)禁用已經(jīng)接地的測(cè)試設(shè)備去碰觸底盤帶電的設(shè)備,因?yàn)檫@樣容易造成電源短路,從而波及廣泛,造成故障擴(kuò)大化。焊接時(shí),要保證電烙鐵不帶電,焊接時(shí)間要短,不堆焊,這樣是為了防止焊錫粘連,從而造成短路。但是也要確定焊牢,不允許出現(xiàn)虛焊的現(xiàn)象。在有些情況下,發(fā)現(xiàn)多處電壓發(fā)生變化,此時(shí)不要輕易下結(jié)論就是芯片已經(jīng)壞掉了。要知道某些故障也能導(dǎo)致各個(gè)引腳電壓測(cè)試下來與正常值一樣,這時(shí)候也不要輕易認(rèn)為芯片就是好的。
芯片的工作環(huán)境要求有良好的散熱性,不帶散熱器并且大功率工作的情況只能加速芯片的報(bào)廢。芯片其實(shí)很靈活,當(dāng)其內(nèi)部有部分損壞時(shí),可以加接外圍小型元器件來代替這已經(jīng)損壞的部分,加接時(shí)要注意接線的合理性,以防造成寄生耦合。
集成電路芯片的測(cè)試(ICtest)分類包括:
分為晶圓測(cè)試(wafertest)、芯片測(cè)試(chiptest)和封裝測(cè)試(packagetest)。
wafertest是在晶圓從晶圓廠生產(chǎn)出來后,切割減薄之前的測(cè)試。其設(shè)備通常是測(cè)試廠商自行開發(fā)制造或定制的,一般是將晶圓放在測(cè)試平臺(tái)上,用探針探到芯片中事先確定的測(cè)試點(diǎn),探針上可以通過直流電流和交流信號(hào),可以對(duì)其進(jìn)行各種電氣參數(shù)測(cè)試。
對(duì)于光學(xué)IC,還需要對(duì)其進(jìn)行給定光照條件下的電氣性能測(cè)試。
晶圓測(cè)試主要設(shè)備:探針平臺(tái)。
輔助設(shè)備:無塵室及其全套設(shè)備。
晶圓測(cè)試是效率最高的測(cè)試,因?yàn)橐粋€(gè)晶圓上常常有幾百個(gè)到幾千個(gè)甚至上萬個(gè)芯片,而這所有芯片可以在測(cè)試平臺(tái)上一次性測(cè)試。
chiptest是在晶圓經(jīng)過切割、減薄工序,成為一片片獨(dú)立的chip之后的測(cè)試。其設(shè)備通常是測(cè)試廠商自行開發(fā)制造或定制的,一般是將晶圓放在測(cè)試平臺(tái)上,用探針探到芯片中事先確定的測(cè)試點(diǎn),探針上可以通過直流電流和交流信號(hào),可以對(duì)其進(jìn)行各種電氣參數(shù)測(cè)試。chiptest和wafertest設(shè)備最主要的區(qū)別是因?yàn)楸粶y(cè)目標(biāo)形狀大小不同因而夾具不同。