測(cè)試結(jié)果
至此,軟硬件設(shè)計(jì)完畢。為了驗(yàn)證設(shè)計(jì)的正確性,對(duì)設(shè)計(jì)的系統(tǒng)進(jìn)行了模塊測(cè)試和系統(tǒng)聯(lián)調(diào)。
6結(jié)束語(yǔ)
針對(duì)音頻儀器設(shè)備中放大和濾波特性的測(cè)試中需要對(duì)測(cè)試激勵(lì)源的幅度和頻率兩個(gè)參量的調(diào)整,而常規(guī)激勵(lì)源只能單獨(dú)改變一個(gè)參量的問(wèn)題。本文以51單片機(jī)為核心控制器,通過(guò)其對(duì)頻率參數(shù)的計(jì)算產(chǎn)生頻率控制字給FPGA的DDS模塊,通過(guò)FPGA內(nèi)部的數(shù)字乘法器與指數(shù)衰減信號(hào)相乘后經(jīng)DA轉(zhuǎn)換和低通平滑濾波后輸出頻率可步進(jìn)可調(diào)幅度自動(dòng)衰減的音頻測(cè)試信號(hào)。
實(shí)驗(yàn)結(jié)果表明,音頻信號(hào)源需要具備如下參數(shù):正弦波頻率1~4 kHz可調(diào);調(diào)整步長(zhǎng)1 Hz;初始相位為零;幅度按指數(shù)規(guī)律衰減;手動(dòng)觸發(fā)一次發(fā)出一個(gè)衰減正弦波;衰減到初始幅度的10%需延續(xù)時(shí)間100~1 000 ms。
至此,軟硬件設(shè)計(jì)完畢。為了驗(yàn)證設(shè)計(jì)的正確性,對(duì)設(shè)計(jì)的系統(tǒng)進(jìn)行了模塊測(cè)試和系統(tǒng)聯(lián)調(diào)。
6結(jié)束語(yǔ)
針對(duì)音頻儀器設(shè)備中放大和濾波特性的測(cè)試中需要對(duì)測(cè)試激勵(lì)源的幅度和頻率兩個(gè)參量的調(diào)整,而常規(guī)激勵(lì)源只能單獨(dú)改變一個(gè)參量的問(wèn)題。本文以51單片機(jī)為核心控制器,通過(guò)其對(duì)頻率參數(shù)的計(jì)算產(chǎn)生頻率控制字給FPGA的DDS模塊,通過(guò)FPGA內(nèi)部的數(shù)字乘法器與指數(shù)衰減信號(hào)相乘后經(jīng)DA轉(zhuǎn)換和低通平滑濾波后輸出頻率可步進(jìn)可調(diào)幅度自動(dòng)衰減的音頻測(cè)試信號(hào)。
實(shí)驗(yàn)結(jié)果表明,音頻信號(hào)源需要具備如下參數(shù):正弦波頻率1~4 kHz可調(diào);調(diào)整步長(zhǎng)1 Hz;初始相位為零;幅度按指數(shù)規(guī)律衰減;手動(dòng)觸發(fā)一次發(fā)出一個(gè)衰減正弦波;衰減到初始幅度的10%需延續(xù)時(shí)間100~1 000 ms。