但孔尺寸的減小同時(shí)帶來(lái)了成本的增加,而且過(guò)孔的尺寸不可能無(wú)限制的減小,它受到鉆孔(drill)和電鍍(plating)等工藝技術(shù)的限制:孔越小,鉆孔需花費(fèi)的時(shí)間越長(zhǎng),也越容易偏離中心位置;且當(dāng)孔的深度超過(guò)鉆孔直徑的6倍時(shí),就無(wú)法保證孔壁能均勻鍍銅。比如,現(xiàn)在正常的一塊6層PCB板的厚度(通孔深度)為50Mil左右,所以PCB廠家能提供的鉆孔直徑最小只能達(dá)到8Mil。
另外,過(guò)孔本身存在著對(duì)地的寄生電容,如果已知過(guò)孔在鋪地層上的隔離孔直徑為D2,過(guò)孔焊盤的直徑為D1,PCB板的厚度為T,板基材介電常數(shù)為ε,則過(guò)孔的寄生電容大小近似于: C=1.41εTD1/(D2-D1) 過(guò)孔的寄生電容會(huì)給電路造成的主要影響是延長(zhǎng)了信號(hào)的上升時(shí)間,降低了電路的速度。
舉例來(lái)說(shuō),對(duì)于一塊厚度為50Mil的PCB板,如果使用內(nèi)徑為10Mil,焊盤直徑為20Mil的過(guò)孔,焊盤與地鋪銅區(qū)的距離為32Mil,則我們可以通過(guò)上面的公式近似算出過(guò)孔的寄生電容大致是:C=1.41x4.4x0.050x0.020/(0.032-0.020)=0.517pF,這部分電容引起的上升時(shí)間變化量為:T10-90=2.2C(Z0/2)=2.2x0.517x(55/2)=31.28ps 。
從這些數(shù)值可以看出,盡管單個(gè)過(guò)孔的寄生電容引起的上升延變緩的效用不是很明顯,但是如果走線中多次使用過(guò)孔進(jìn)行層間的切換,設(shè)計(jì)者還是要慎重考慮的。同樣,過(guò)孔存在寄生電容的同時(shí)也存在著寄生電感,在高速數(shù)字電路的設(shè)計(jì)中,過(guò)孔的寄生電感帶來(lái)的危害往往大于寄生電容的影響。它的寄生串聯(lián)電感會(huì)削弱旁路電容的貢獻(xiàn),減弱整個(gè)電源系統(tǒng)的濾波效用。